TOMIYASU Hiroshi

Affiliation
Institute of Systems and Information Engineering
Official title
Assistant Professor
Research projects
ハードウェアを用いた将棋の局面評価エンジンの高速化2010 -- 2012Japan Society of for the Promotion of Science/基盤研究(C)4,290,000Yen
Degree
2000博士(工学)九州大学
Articles
  • Stream Data Processing on massively parallel image processor AMP
    富安 洋史; 山元 規靖; 鶴田 直之; 谷口 倫一郎; 雨宮 真人
    全国大会講演論文集/42(6)/pp.42-43, 1991-02
  • On the project of the Kyushu University Multi-media Processor KUMP/D
    富安 洋史; 川野 哲生; 大庭 直之; 谷口 倫一郎; 雨宮 真人
    Proceedings of the IEICE General Conference/1995(2)/pp.418-419, 1995-03
  • Real Time Processing on the Multi-media Processor KUMP/D
    富安 洋史; 川野 哲生; 谷口 倫一郎; 雨宮 真人
    IEICE technical report. Computer systems/95(210)/pp.63-70, 1995-08
  • Design and Performance Analysis of the Fine-grain Multi-thread Processor KUMP/D for Multi-media Applications
    富安 洋史; 川野 哲生; 谷口 倫一郎
    Research reports on computer science, Computer Center, Kyushu University/13(0)/pp.29-36, 1996-01
  • Structure Memory System on Fine-grain Parallel Processor,KUMP/D
    津留 健冶; 馬場 朗; 川野 哲生; 冨安 洋史; 谷口 倫一郎; 雨宮 真人
    全国大会講演論文集/52(6)/pp.149-150, 1996-03
  • Interconnection Network for the Parallel Computer KUMP/D
    馬場 朗; 津留 健冶; 川野 哲生; 冨安 洋史; 谷口 倫一郎; 雨宮 真人
    全国大会講演論文集/52(6)/pp.151-152, 1996-03
  • System Program for Parallel Processor KUMP/D
    坂本 和昭; 富安 洋史; 雨宮 真人
    全国大会講演論文集/54(1)/pp.241-242, 1997-03
  • Fine-grain Message Handling Mechanism in Multi-media Oriented Parallel Processor KUMP/D
    富安 洋史; 川野 哲生; 谷口 倫一郎; 雨宮 真人
    IPSJ Journal/38(9)/pp.1694-1705, 1997-09
  • CEFOS(Communication-Execution Fusion OS) : Operating System for Fine-grain Multi-threaded Parallel and Distributed Processing
    日下部 茂; 富安 洋史; 村上 和彰; 谷口 秀夫; 雨宮 真人
    IEICE technical report. Computer systems/99(251)/pp.25-32, 1999-08
  • CPSY2000-52 FUCE Processor for fusing Communication and Execution
    松崎 隆哲; 富安 洋史; 大庭 直行; 雨宮 真人
    IEICE technical report. Computer systems/100(249)/pp.1-7, 2000-08
  • FUCE processor using the broadband internal bus and the on-chip memory system
    松崎 隆哲; 富安 洋史; 大庭 直行; 雨宮 真人
    IPSJ SIG Notes/2000(93)/pp.7-12, 2000-10
  • A technique of hiding memory access latency for Multi-threading Processor
    松崎 隆哲; 富安 洋史; 大庭 直行; 雨宮 真人
    IPSJ SIG Notes/2001(22)/pp.67-72, 2001-03
  • A technique of hiding memory access latency for Multi-threading Processor
    松崎 隆哲; 富安 洋史; 大庭 直行; 雨宮 真人
    IPSJ SIG Notes/2001(22)/pp.67-72, 2001-03
  • A Multi-Execution Pipeline Based on a Data-Driven Processor with Control-Driven Scheme
    高橋 徹; 榑林 亮介; 伊藤 伸也; 冨安 洋史; 西川 博昭
    IPSJ SIG Notes/2003(27)/pp.151-156, 2003-03
  • An Instruction Set Architecture of a Data-Driven Processor for Multimedia Networking Applications
    安村 康平; 伊藤 伸也; 榑林 亮介; 冨安 洋史; 西川 博昭
    IPSJ SIG Notes/2003(27)/pp.157-162, 2003-03
  • A data-driven processor for alleviating bottlenecks of sequential programs and maintaining multiprocessing capability
    Kurebayashi Ryosuke; Ito Shinya; Takahashi Toru; Tomiyasu...
    ELECTRONICS AND COMMUNICATIONS IN JAPAN PART III-FUNDAMENTAL ELECTRONIC SCIENCE/90(12)/pp.36-49, 2007-01
Books
  • 細粒度マルチスレッド計算機 KUMP/D の設計と評価
    冨安 洋史
    2000
Teaching
2024-10 -- 2025-02Computer Science Seminar AfUniversity of Tsukuba.
2024-10 -- 2025-02Computer Science Seminar BfUniversity of Tsukuba.
2024-04 -- 2024-08Research in Computer Science IsUniversity of Tsukuba.
2024-10 -- 2025-02Research in Computer Science IIfUniversity of Tsukuba.
2024-04 -- 2024-08Computer Science Seminar BUniversity of Tsukuba.
2024-10 -- 2025-02Computer Science Seminar BUniversity of Tsukuba.
2024-10 -- 2025-02Research in Computer Science DUniversity of Tsukuba.
2024-10 -- 2025-02Research in Computer Science BUniversity of Tsukuba.
2024-10 -- 2025-02Research in Computer Science fUniversity of Tsukuba.
2024-10 -- 2025-02Research in Computer Science AUniversity of Tsukuba.
more...

(Last updated: 2019-12-02)