現在地

小林 諒平(コバヤシ リョウヘイ; Kobayashi, Ryohei)

研究者情報全体を表示

論文
  • FPGAによる宇宙輻射輸送シミュレーションの演算加速
    横野 智也; 藤田 典久; 山口 佳樹; 大畠 佑真; 小林 諒平; 朴...
    IEICE-RECONF2018-25/118(215)/pp.35-40, 2018-09
  • メッシュ接続FPGAアレーにおける高性能ステンシル計算
    小林 諒平; 佐野 伸太郎; 高前田(山崎) 伸也; 吉瀬 謙二
    先進的計算基盤システムシンポジウム論文集/2012/pp.142-149, 2012-05
  • 多数の小容量FPGAを用いたスケーラブルなステンシル計算機の開発
    小林 諒平; 高前田(山崎) 伸也; 吉瀬 謙二
    先進的計算基盤システムシンポジウム論文集/2013/pp.179-187, 2013-05
  • 3bOS: A flexible and lightweight embedded OS operated using only 3 buttons
    ImmanuelV Encarnacion; Kobayashi Ryohei; Kise Kenji
    組込みシステムシンポジウム2014論文集/2014/pp.126-131, 2014-10
  • Towards a Low-Power Accelerator of Many FPGAs for Stencil Computations
    Kobayashi Ryohei; Takamaeda-Yamazaki Shinya; Kise Kenji
    2012 Third International Conference on Networking and Computing/pp.343-349, 2012-12
  • A Challenge of Portable and High-Speed FPGA Accelerator
    Usui Takuma; Kobayashi Ryohei; Kise Kenji
    11th International Symposium on Applied Reconfigurable Computing 2015/pp.383-392, 2015-04
  • Reconfigurable IBM PC Compatible SoC for Computer Architecture Education and Research
    Ogawa Eri; Matsuda Yuki; Misono Tomohiro; Kobayashi Ryohe...
    2015 IEEE 9th International Symposium on Embedded Multicore/Many-core Systems-on-Chip/pp.65-72, 2015-09
  • FACE: Fast and Customizable Sorting Accelerator for Heterogeneous Many-core Systems
    Kobayashi Ryohei; Kise Kenji
    2015 IEEE 9th International Symposium on Embedded Multicore/Many-core Systems-on-Chip/pp.49-56, 2015-09
  • Effective Parallel Simulation of ArchHDL under Manycore Environment
    Misono Tomohiro; Kobayashi Ryohei; Kise Kenji
    2015 Third International Symposium on Computing and Networking (CANDAR)/pp.140-146, 2015-12
  • 多数の小容量FPGAを用いたスケーラブルなステンシル計算機
    小林 諒平; 吉瀬 謙二
    情報処理学会論文誌コンピューティングシステム(ACS)/6(4)/pp.1-13, 2013-10
  • Accelerating Space Radiate Transfer on FPGA using OpenCL
    Fujita Norihisa; Kobayashi Ryohei; Yamaguchi Yoshiki; Oob...
    HEART 2018 Proceedings of the 9th International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies Article No. 6/pp.6:1-6:7, 2018-06
  • 複数のFPGAによる分散ソーティングの実現に向けた予備評価
    小林 諒平; 藤田 典久; 大畠 佑真; 山口 佳樹; 朴 泰祐
    電子情報通信学会技術研究報告 : 信学技報/118(63)/pp.65-70, 2018-05
  • OpenCLを用いたFPGAによる宇宙輻射輸送シミュレーションの演算加速
    藤田 典久; 小林 諒平; 山口 佳樹; 大畠 佑真; 朴 泰祐; 吉川...
    情報処理学会研究報告ハイパフォーマンスコンピューティング(HPC)/2017-HPC-161(12)/pp.1-9, 2017-09
  • 宇宙輻射輸送計算におけるHDL設計とOpenCL設計の比較
    横野 智也; 藤田 典久; 山口 佳樹; 大畠 佑真; 小林 諒平; 朴...
    情報処理学会研究報告ハイパフォーマンスコンピューティング(HPC)/2018-HPC-163(24)/pp.1-8, 2018-02
  • OpenCL-ready High Speed FPGA Network for Reconfigurable High Performance Computing
    Kobayashi Ryohei; Oobata Yuma; Fujita Norihisa; Yamaguchi...
    HPC Asia 2018 Proceedings of the International Conference on High Performance Computing in Asia-Pacific Region/pp.192-201, 2018-01
  • ArchHDL: A Novel Hardware RTL Modeling and High-Speed Simulation Environment
    SATO Shimpei; KOBAYASHI Ryohei; KISE Kenji
    IEICE Transactions on Information and Systems/E101D(2)/pp.344-353, 2018-02
  • OpenCLとVerilog HDLの混合記述によるFPGAプログラミング
    藤田 典久; 大畠 佑真; 小林 諒平; 山口 佳樹; 朴 泰祐
    情報処理学会研究報告ハイパフォーマンスコンピューティング(HPC)/2017-HPC-158(16)/pp.1-9, 2017-03
  • A High-speed Verilog HDL Simulation Method using a Lightweight Translator
    Kobayashi Ryohei; Misono Tomohiro; Kise Kenji
    ACM SIGARCH Computer Architecture News - HEART '16/44(4)/pp.26-31, 2016-09
  • A High Performance FPGA-Based Sorting Accelerator with a Data Compression Mechanism
    Kobayashi Ryohei; Kise Kenji
    IEICE TRANSACTIONS ON INFORMATION AND SYSTEMS/E100D(5)/pp.1003-1015, 2017-05